ARM Cortex-A55
ARM Cortex-A55是一個基於ARMv8.2-A64位指令集架構設計的中央處理器以及ARM內核。由安謀控股旗下劍橋設計中心的劍橋團隊設計。ARM Cortex-A55擁有兩條超純量顺序执行解碼流水線[2]。 設計ARM Cortex-A55作為ARM Cortex-A53的繼任產品,旨在提高A53的性能和能效[3]。ARM表示,與A53相比,A55的能效比提高 15%,性能提高 18%。而相對於A53,內存讀取性能和分支預測也得到了改進。 ARM Cortex-A75和ARM Cortex-A55是首批支持ARM DynamIQ技術的產品[4][5],令在設計多核產品時更加靈活和增加擴展性。 對外授權ARM Cortex-A55可作為半導體IP核授權給被許可方(例如高通和聯發科),其設計使其適合與其他IP內核(例如 GPU、數位訊號處理器(DSP)、顯示控制器)集成到一個片上系統(SoC)中。 ARM還與高通合作開發了Cortex-A55的半定製版本,用於Kryo385CPU的內核[6]。這種半定制內核也用於一些高通的中端SoC,如Kryo360 Silver和Kryo 460 Silver。 參考資料
Information related to ARM Cortex-A55 |
Index:
pl ar de en es fr it arz nl ja pt ceb sv uk vi war zh ru af ast az bg zh-min-nan bn be ca cs cy da et el eo eu fa gl ko hi hr id he ka la lv lt hu mk ms min no nn ce uz kk ro simple sk sl sr sh fi ta tt th tg azb tr ur zh-yue hy my ace als am an hyw ban bjn map-bms ba be-tarask bcl bpy bar bs br cv nv eml hif fo fy ga gd gu hak ha hsb io ig ilo ia ie os is jv kn ht ku ckb ky mrj lb lij li lmo mai mg ml zh-classical mr xmf mzn cdo mn nap new ne frr oc mhr or as pa pnb ps pms nds crh qu sa sah sco sq scn si sd szl su sw tl shn te bug vec vo wa wuu yi yo diq bat-smg zu lad kbd ang smn ab roa-rup frp arc gn av ay bh bi bo bxr cbk-zam co za dag ary se pdc dv dsb myv ext fur gv gag inh ki glk gan guw xal haw rw kbp pam csb kw km kv koi kg gom ks gcr lo lbe ltg lez nia ln jbo lg mt mi tw mwl mdf mnw nqo fj nah na nds-nl nrm nov om pi pag pap pfl pcd krc kaa ksh rm rue sm sat sc trv stq nso sn cu so srn kab roa-tara tet tpi to chr tum tk tyv udm ug vep fiu-vro vls wo xh zea ty ak bm ch ny ee ff got iu ik kl mad cr pih ami pwn pnt dz rmy rn sg st tn ss ti din chy ts kcg ve